Michael Wahl
Projekte
iDEV40: Integrated Development 4.0.
„Entwicklung von Methoden zur dynamischen Datenanalyse und Ausbeutevorhersage bei IC-Herstellungsprozessen”, ECSEL / BMBF, 2018
LIANDRI: Advancing time-of-flight technology for high performance light detection and ranging.
„Hochautomatisierte Mobilität und Funktionalität durch die Qualifizierung von Konsumelektronik für elektronische Systeme der Automobil- und Automatisierungsindustrie”, Eranet / Photonic Sensing / BMBF, 2018
TRACE: Enabling Smart Mobility and Smart Infrastructure by Development of a Technology ReAdiness Process for Consumer Electronics - Process Design and Evaluation, Economics and Test Concepts.
„Hochautomatisierte Mobilität und Funktionalität durch die Qualifizierung von Konsumelektronik für elektronische Systeme der Automobil- und Automatisierungsindustrie”, CATRENE / BMBF, 2016
TEBA: Regionale Forschungspartnerschaft mit der Elmos AG.
„Hochschulinterne Forschungsförderung, mit Fak. III”, 2014
BMW IV: Consumer-Komponenten mit neuen Technologien im Fahrzeug.
„Bilaterale Kooperation”, 2014
mehr...
Publikationen
Buch
M. Wahl (pub.).
„EDIF Test Adjunct Standard Version 1 to EDIF Version 3~0~0”, Part 1: Information Model, Part 2: Reference. Electronics Industries Association, Washington, D.C., 1993.
Kapitel in Büchern
M. Wahl et al.
AAT meets Virtual Reality; in: Computer Vision,Imaging and Computer Graphics Theory and Applications, 14th International Joint Conference, VISIGRAPP 2019, Prague, Czech Republic, Revised Selected Papers,Springer, 20201
M. Wahl et al.
Eine sichere fahrzeugbasierte Telematik-Umgebung für neue informationstechnische Dienstleistungen, In: Innovative Produkte und Dienstleistungen in der Mobilität, Hrsg: H. Proff, T. M. Fojcik, SpringerGabler, 2017
M. Wahl.
„Was kostet die Welt? Kostenmodelle der Mikroelektronik”, Workshop Multimedia und Mikrotechnik Band 3, Shaker Verlag, Aachen, 2002.
M. Wahl.
„Hochschulbildung in den USA”, Workshop Multimedia und Mikrotechnik Band 3, Shaker Verlag, Aachen, 2002.
M. Wahl.
„A Model Based Universal Cost Optimizer”, Workshop Multimedia und Mikrotechnik Band 3, Shaker Verlag, Aachen,2002.
T. Crusan, C. Pyron, M. Wahl.
„A Proposed Industry Standard for Test Data Interchange”, In: Econom¬ics of Design and Test for Electronics Circuits and Systems, Ellis Horwood, Chichester, 1992.
mehr...
P. Vandeloo, B. Verhelst, M. Wahl.
„EDIF as a Standard Test Specification Format”, In: ESPRIT Conference, CEC, Brussels, 1991.
J. Pfeifer, M. G. Wahl, H. Wojtkowiak.
„Data Exchange Formats for Testing”, Microprocessing and Mi¬croprogramming 27, North Holland, 1989, pp. 687-694.
H. Wojtkowiak.
„Test und Testbarkeit digitaler Schaltungen”, Chapters 5, 6.3-6.6, 7, B.G. Teubner, Stuttgart, 1988.
U. Frank, K-H. Schmidt, M. Wahl, H. Wojtkowiak.
„Das Gate-Array Verbundprojekt im Wintersemester 1982/83 und Sommersemester 1983”, GMD Studie Nr. 126, Sankt Augustin, 1984.
weniger...
Zeitschriftenartikel, Beiträge zu Konferenzen und Workshops mit Tagungsband
M. Wahl, H. Völkel, A. Aal
"The TRACE Methodology", VDE Symposium Automotive meets Electronics, Dortmund, 2020
T. Eiler, A. Grünewald, M.Wahl and R. Brück
"AAT meets Virtual Reality", 14th International Joint Conference on Computer Vision, Imaging and Computer Graphics Theory and Applications, VISIGRAPP 2019, Prague, Czech Republic, February 25–27, 2019
R. Busch, D. Thinay, M. Wahl
"Cost data modelling in relation to the TRACE project", VDE Symposium Automotive meets Electronics, Dortmund, 2019
R. Busch, M. Wahl, R. Brück
"TRACE - Enabling Smart Mobility and Smart Infrastructure by Development of a Technology ReAdiness Process for Consumer Electronics", IEEE ART Workshop, Phoenix, AZ, 2018
R. Busch, M. Wahl, R. Brück
"Modelling of cost data in the TRACE project", IEEE ART Workshop, Phoenix, AZ, 2018
R. Busch, K. Hahn, M. Nüsse, M. Wahl.
„Data Concepts for Manufacturing and Cost Management of Automotive IC Technologies”, VDE Automotive meets Electronics - AmE, 2018, Dortmund.
R. Busch, M. Wahl, I. Birner, H. Völkel, T. Fleischmann, J. Beintner.
„Technology ReAdiness Process for Consumer Electronics (TRACE): Die Entwicklung eines technologischen Einbindungsprozesses von CE-Komponenten für smarte Mobilität und smarte Infrastruktur”, VDE Automotive meets Electronics - AmE, 2017, Dortmund.
P. Conradi, D. Gräfe, T. Lüders, M. Wahl, A. Weide.
„A secure vehicle-based telematics environment used for enhanced smartphone communication”, VDE Automotive meets Electronics - AmE, 2016, Dortmund.
A. Grünewald, M. Wahl, R. Brück.
„Cost Modeling and Analysis for the Design”, Manufacturing and Test of 3D-ICs IEEE International 3D Systems Integration Conference, Sendai, Japan, 2015.
A. Grünewald, M. Wahl, R. Brück.
„Cost and Reliability Trade-off during the Development of Heterogeneous 3D-Systems”8. GMM/GI/ITG-Fachtagung „Zuverlässigkeit und Entwurf - ZuE“, Siegen, 2015.
mehr...
M. Wahl, A. Grünewald, K. Hahn, R. Brück.
„3D: Defects and Reliability”, 8. GMM/GI/ITG-Fachtagung "Zuverlässigkeit und Entwurf", Siegen, 2015.
T. Lehner, A. Kuhr, M. Wahl, R. Brück.
„Site Dependecies in a Multisite Testing Environment”, ETW, Paderborn, 2014.
A. Kordes, B. Vermeulen, A. Deb, M. Wahl.
„Startup error detection and containment to improve the robustness of hybrid FlexRay net-works”, DATE, Dresden, 2014.
A. Grünewald, K. Hahn, M. Wahl, R. Brück
„Technologie- und Testplanung für heterogene 3D-Systeme”, Analog 2014, Hannover, 2014.
A. Grünewald, M. Wahl, R. Brück.
„Manufacturing and Test Assistance for 3D-Integrated Heterogeneous Systems. IEEE Interna-tional 3D Systems Integration Conference”, Kinsale, Irland, 2014.
M. Wahl, A. Grünewald, R. Brück.
„Testing 3D Stacked Systems”, 26. ITG/GI/GMM-Workshop Test und Zuverlässigkeit, Bad Staffelstein, 2014.
M. Reimer, I. Birner, M. Wahl, R. Brück.
„Optimization of the Integration of Semiconductors in Vehicles”, IEVC, 2013.
M. Reimer, R. Brück, M. Wahl, I. Birner, S. Sturm.
„Ganzheitlicher Ansatz zur Synchronisation der E/E-Applikationsentwicklung innerhalb des Netzwerks der Automobil- und Halbleitertindustrie”, Automotive meets Electronics, Dortmund, 2013.
A. Kordes, B. Vermeulen, A. Deb, M. Wahl.
„Erhöhung der Robustheit von hybriden FlexRay-netzwerken durch Erkennung und Eingren-zung von Laufzeitfehlern”, VDE Automotive meets Electronics, Dortmund, 2013.
D. Shahlaei, M. Wahl, H. Pu, A. Belhoula.
„Adaptive Media Player for In_Car Entertainment”, Automotive meets Electronics, Dortmund, 2013.
M. Wahl, P. Scheer.
„Standardization in Automotive - System Basis Chips and Partial Networks as examples for energy savings”, EEVC, Brüssel, 2012.
M. Wahl, R. Brück.
„Testen von gestapelten Dies - eine Betrachtung der Kosten”, eda Workshop, Hannover, 2012.
R. Mayr, M, Wahl, P. Scheer, T. Lindner.
„KFZ-Anforderungen an den idealen Sensorbus zwischen Kostendruck und technisch Mach-barem”, Automotive meets Electronics, Dortmund, 2011.
S. Rose, F. Kühnel, H. Völkel, M. Wahl, R. Brück.
„Analysetool für digitale Sensorschnittstellen in der Automobilindustrie”, VDE Automotive meets Electronics, Dortmund, 2011.
M. Mielke, A. Schäfer, M. Wahl, R. Brück.
„A Mixed Signal ASIC for Detection of Acoustic Emergency Signals inroad Traffic”, In: International Journal of Microelectronics and Computer Science, Vol. 1, Iss. 2, 2010.
H. Völkel, M. Wahl, R. Brück, P. Scheer.
„Requirements for a Standardized Sensor Bus for Automotive Applications”, Automotive meets Electronics, Dortmund, 2010.
M. Mielke, A, Schäfer, M. Wahl, R. Brück.
„Neuartiges Fahrerassistenzsystem zur Erkennung von akustischen Signalen im Straßenverkehr”, Automotive meets Electronics, Dortmund, 2010.
M. G. Wahl, R. Brück.
„Controlling the Design Process for minimal Life Cycle Cost”, AFRICON, Windhoek, 2007.
M. G. Wahl, R. Brück.
„Controlling Cost in the design process of complex systems”, DesignCon, St. Clara, CA, 2007.
O. Spang, H.-M. von Staudt, M. G. Wahl.
„A Sophisticated Memory Test Engine for LCD Display Drivers”, DATE, Acropolis, 2007.
R. Brück, J. Popp, T. Schmidt, A. Wagener, M. G. Wahl.
„A MEMS EDA-Methodology based on process management”, MIXDES, Danzig, 2006.
M. G. Wahl.
„Economic modelling - The Link between Management and Engineering”, Symposium on Global Project and Manufacturing Management, Siegen, 2004.
M. G. Wahl, H. Schultz.
„Doubling Memory Tester Capability by efficient expansion of hardware and software”, European Test Workshop, Maastricht, 2003.
M. G. Wahl, S. Bhawmik, K. Zarrineh, P. Ghosh, S. Davidson, P. Harrod.
„The P1500 DFT Disclosure Document: A Standard to Communicate Mergeable Core DFT Data”, ITC, Charlotte, 2003.
M. Wahl, S. Bhawmik.
„Using DFT Disclosure Information for Economic Merging of Soft Cores”, VLSI Test Symposium, Napa Valley, 2003.
M. G. Wahl, S. Bhawmik, K. Zarrineh, P. Ghosh, S. Davidson, P. Harrod.
„Testing Mergeable Cores Application of the DFT Disclosure Document of the IEEE P1500 Mergeable Core Task Force”, IEEE Test Resource Partitioning Workshop, Baltimore, 2002.
M. G. Wahl, A. Ambler, C. Maaß, M. Rahman.
„A Model Based Cost Optimisation Tool”, DATE Conference, München, 2001.
M. G. Wahl, C. Maaß, A. Ambler.
„Model based cost optimisation for engineering and management”, NEACON, Dayton, 2000.
M. G. Wahl, E, Villareal, M. Rahman.
„A Model based Universal Cost Optimizer”, EMTBO, Austin, 2000.
C. Maaß, M. Wahl, A. Ambler.
„System Engineering and Design for Testability”, EIA 34th Annual Conference/Symposium on Engineering and Technical Management, Dallas 2000.
M. G. Wahl, M. Rahman, A. Ambler.
„Economic modelling for Long Lasting Systems”, EIA 34th Annual Conference/Symposium on Engineering and Technical Management, Dallas 2000.
M. G. Wahl, M. Rahman, C. Maaß, A. Ambler.
„Model based Cost Optimising in System Engineering”, Workshop on System Test and Diagosis, Atlanta, 2000.
M. Wahl, W. Wang, R. Brueck.
„Digital System Design - an Example for Efficient Web Based Training”, WDTA, Dubrovnik, 1999.
T. Riedel, M. Wahl, A. Ambler.
„Design for Testability and Maintenance for Long Lasting Systems”, WDTA, Dubrovnik, 1999.
T. Riedel, M.G. Wahl, A. P. Ambler.
„Cost Analysis linking Design, Test & Maintenance”, European Test Workshop, Konstanz, 1999.
M. Wahl.
„Test - und Wartungskostenanalyse bei langlebigen Produkte - Test and Maintenance Cost Analysis for Long Lasting Products”, RS-Seminar, Lüdinghausen, 1998.
M. Wahl, A. P. Ambler.
„Remote Teaching: a Growing Market for Sophisticated Multimedia”, MTAC, San Jose, 1998.
T. Riedel, A. P. Ambler, M. Wahl.
„LCCA: Life Cycle Cost Analysis”, AUTOTESTCON, Salt Lake City, 1998.
M. Wahl, H. Völkel.
„A VHDL SGRAM Model for the Verification of a High Performance Graphics Processor”, Proceedings of IEEE DATE Conference, Paris, 1998.
M. Koegst, P. Conradi, D. Garte, M. Wahl.
„A Systematic Analysis of Reuse Strategies for Design of Electronic Circuits”, Proceedings of IEEE DATE Conference, Paris, 1998.
M. Wahl, U. Heinkel, P. Conradi.
„Teaching Synthesis of Digital Systems. Human Factors and Ergonomics Society Conference on Advances in Multimedia and Simulation”, Bochum, 1997.
M. Koegst, P. Conradi, D. Garte, M. Wahl.
„Analysis and Classification of Reuse Strategies and Tasks for the Circuit Design”, IWLAS 97, Grenoble, 1997.
M. Wahl, U. Heinkel, P. Conradi.
„Introducing Multimedia in Teaching of Digital System Design”, IEEE Conf. on Teaching of MSE, Arlington, VA, 1997.
U. Heinkel, M. Wahl.
„Interaktiv lernen – Interaktiv lehren: Multimediaeinsatz bei der Lehre in VHDL”, 8. E.I.S.-Workshop, Hamburg, 1997.
M. Wahl.
„EDIF Test Adjunct Standard to EDIF 3 0 0”, EDA Standards Forum, Mihama-ku, Chiba, 1993 (invited paper).
K. Baker, R. Morren, M. Wahl, B. Verhelst.
„Using EDIF in IC testing: Experience from the Everest Project”, Third European Test Conference, Rotterdam, 1993.
C. Pyron, M. Wahl.
„EDIF Test - The Upcoming Standard for Test Data Transfers”, IEEE International Test Conference, Baltimore, MD, 1992, pp. 453-458.
M. Wahl.
„EDIF: Neue Standards zur Beschreibung von Leiterplatten”, Leiterplattentechnik, Hanser Verlag, Mai 1992.
P. Vandeloo, B. Verhelst, M. Wahl.
„EDIF as a Standard Test Specification Format”, Proceedings of European Test Conference, Munich, VDE-Verlag, 1991, pp. 201-207.
T. Crusan, C. Pyron, M. Wahl.
„A Proposed Industry Standard for Test Data Interchange”, Proceedings of First International Workshop on the Economics of Design and Test, Austin, 1991.
N-H. Sejthen, A. Plassart, C. Pyron, P. Vandeloo, B. Verhelst, M. Wahl.
„EDIF as a Standard Test Specification Format”, Proceedings of Fifth European EDIF Forum, La Grande Motte, 1991.
W. V. Sebesta, B. Verhelst, M. Wahl.
„Development of a new Standard for Test”, Proceedings of EDIF World, New Orleans, 1990, and IEEE International Test Conference, Washington, D.C., 1990, pp. 988-993.
K. Quibeldey-Cirkel, M. Wahl.
„The Electronic Design Interchange Format EDIF - Capabilities and Evaluation”, Proceedings of Intertechno, Budapest, 1990.
M. Wahl.
„EDIF Test: Der zukünftige Standard für den Austausch von Testinformationen”, Productronic, Hüthig-Verlag, München, November 1990, pp. 64-72.
K. Quibeldey-Cirkel, M. Wahl.
„What's new in the EDIF Test Are(n)a?”, Proceedings of EDIF Forum, Daresbury, 1990.
J. Pfeifer, M. G. Wahl, H. Wojtkowiak.
„Data Exchange Formats for Testing”, Proceedings of EUROMICRO, Cologne, 1989.
W.V. Sebesta, M. Wahl.
„The State of the EDIF Test Evaluation - Activities of the EDIF Test Technical Subcommittee”, Proceedings of EDIF Forum, Bonn, 1989. pp. IV/57-65 and Proceedings of EDIF World, San Jose, 1989.
M. G. Wahl, H. Wojtkowiak.
„Testmusterberechnung und -generierung für digitale Schaltungen”, Tagungsband SMT - ASIC, Sindelfingen, 1988.
M. Wahl, H. Wojtkowiak.
„Hardware-Testmustergeneratoren für integrierte digitale Schaltungen”, CAD-CAM Report April 1988, Heidelberg, 1988, pp. 76-82.
M. Wahl.
„ANGEL - Modularer Antragsgenerator auf Listenbasis”, CAD-CAM Report, Heidelberg, April 1988, pp. 122-125.
M. Wahl.
„Komplexe Prozeßsteuerung mit Hochleistungsrechnern”, Komplexe Prozeßsteuerung mit Hochleistungsrechnern.
M. G. Wahl.
„State of the EDIF Test Extension – A Report about the Activities of the European EDIF Test Working Group”, European EDIF Forum, Amsterdam, 1988, pp. SIM 4-10.
U. Schröder, M. G. Wahl.
„EDIF Extensions for Testing”, European EDIF Forum, Brussels, 1987, pp. 3-32 - 3-40.
M. Wahl.
„Ein Waveform Editor”, 3. E.I.S.-Workshop in Bonn, Herausgeber: H. Heckl, K. Koller, A. Kaesser, K. Woelcken; GMD Studie Nr. 126, Sankt Augustin, 1987.
M. Wahl, H. Wojtkowiak.
„Auswirkungen des Tests auf CAD Schnittstellen”, Proceedings of CAT, Stuttgart, 1987.
U. Frank, M. Wahl, H. Wojtkowiak.
„Entwurf Integrierter Schaltungen”, Skriptum für die Fernuniversität Hagen, Siegen, 1986.
M. G. Wahl.
„Funktionaler Test von VLSI-Schaltungen”, Elektronik Entwicklung 9/85, Technik und Wirtschaft, Wiesbaden, 1985, pp. 45-48.
M. Wahl, H. Wojtkowiak.
„Ein Testkonzept für integrierte Digitalschaltungen”, E.I.S.-Workshop in der GMD, Herausgeber: A.Kaesser, K. Woelcken, GMD Studie Nr. 94, Sankt Augustin, 1984, pp. 240-250.
weniger...
Andere Vorträge/Veranstaltungen/Poster
M. Wahl.
„Big Data”, Vortrag bei der Gesellschaft Erholung zu Siegen, Siegen, 2016.
M. Wahl.
„Das vernetzte Auto”, Vortrag in der Reihe: Region im Dialog, Universität Siegen, ihc, Wirtschaftsjunioren Südwest-falen, Bad Berleburg, 2015.
P. Conradi, M. Wahl.
„Open and Secure Operating Environment for mobility related applications”, Droidcon, Berlin, 2015.
M. Wahl, A. Grünewald, R. Brück.
„Testing 3D Stacked Systems”, TuZ, Bad Urach, 2015.
A. Grünewald, M. G. Wahl, K. Hahn, R. Brück.
„3D-Testflow Modeling and Verification”, IEEE 3D Test Workshop, Anaheim, CA, 2013.
mehr...
M. Wahl.
„Die neuen Wunderautos”, Workshop Mikrotechnik, Greetsiel, 2009.
M.G. Wahl.
„CostMoS”, Poster, DATE, München, 2008.
M. Wahl.
„Grafikprozessoren”, Workshop Mikrotechnik, Jena, 2008.
M. G. Wahl.
„Controlling Cost in the System Design Process”, Poster, EDA Forum, Hannover, 2008.
M. G. Wahl.
„Economic Design Controlling Costs in the Design process”, Tutorial, AFRICON, Windhoek, 2007).
M. Wahl.
„Economic Design Controlling Costs in the Design Process”, Workshop Mikrotechnik, Bodenheim, 2007.
M. Wahl.
„Economic reasoning in electronic system design”, Vortrag, Texas State University, San Marcos, Texas, 2006.
M. Wahl.
„Application Specific Lab on Microchip with Multichannel Detection”, Workshop Mikrotechnik, Breslau, 2006.
M. Wahl.
„Design Cost Modelling for digital Systems”, EDA Forum, Hannover, 2006.
M. Wahl.
„Produkte und Lebenszyklen”, Seminar bei Ericsson AB, Stockholm, 2004.
M. Wahl.
„Test, Design and Economics”, Workshop Mikrotechnik, Jena, 2008.
M. Wahl.
„Hierarchische Modelle für IP-basierte Designs”, Workshop Mikrotechnik, Morlesau, 2003.
M. Wahl.
„Kommunikation: Der Schlüssel zu den Soft Skills”, Workshop Multimedia und Mikrotechnik, Berkastel-Kues, 2002.
M. Wahl.
„Europractice - A European CAD Initiative”, Colloquium, Universität Siegen, 1998.
M. Wahl.
„New Tools - Better Results!?”, Motorola UDSL, Austin, 1998.
M. Wahl.
„Hardware-Software Co-design - eine Übersicht”, Colloquium, Universät Siegen, 1997.
M. Wahl.
„VDHL Online: New media in teaching of High Level System Design”, ED & TC, Paris, 1997.
M. Wahl.
„Multimedia Techniques for Remote Teaching - a Challenge for Universities”, University of Texas at Austin, ECE, 1997.
M. Wahl.
„Multimedia Teaching of High Level Synthesis - A challenge for engineers”, Georgia Institute of Technology, Atlanta, 1997.
M. Wahl.
„Integrating - a never ending project or a soap opera?”, Motorola UDSL, Austin, 1997.
M. Wahl.
„Einführung in die Informationsmodellierung”, Colloquium, Universtät Siegen, 1994.
M. Wahl.
„Status Report of the EDIF Test TSC”, EDIF Forum, Paris, 1994.
M. Wahl.
„Informationsmodellierung von VLSI Entwurfsdaten”, Colloquium, Universität Ulm, 1994.
M. Wahl.
„Teaching of Digital Design”, Colloquium, University of Science and Technology, Kumasi, 1994.
M. Wahl.
„Information Modelling: Theory and Application”, Colloquium, University of Science and Technology, Kumasi, 1994.
M. Wahl.
„Möglichkeiten anwenderspezifischer Konzepte in der Mikrosystemtechnik”, Colloquium, Hochschule für Wirtschaft und Technik, Mittweida, 1993.
M. Wahl.
„Erfahrungen mit Esprit-Projekten”, Information Exchange Meeting, Unikontakt und IHK Siegen, Siegen, 1993.
M. Wahl.
„EDIF as a Standard Test Specification Format”, Fifth European EDIF Forum, La Grande Motte, 1991.
M. Wahl.
„Understanding a Data Model - An Introduction to Express”, EVEREST Workshop, Les Clayes sur Bois,1991.
M. Wahl.
„EDIF Test - Technical Overview”, International Conference on Design Automation Standards for Test, IEEE, San Francisco, 1990.
M. Wahl, B. Verhaelst.
„Considerations on Standards for Test”, Design for Testability Workshop, Segovia, 1990.
M. Wahl.
„EDIF - Link between Design and Test”, ITG/GI-Workshop "Testmethoden und Zuverlässigkeit von Schaltungen und Systemen: Her-ausforderung der 90er Jahre", Grassau am Chiemsee, April 1989.
M. Wahl.
„EDIF Extensions for Testing”, European EDIF Forum, Brüssel, 1987.
M. Wahl.
„Ein Waveform Editor”, 3. E.I.S.-Workshop in Bonn, St. Augustin, Oktober 1987.
M. Wahl.
„Test integrierter Digitalschaltungen”, Seminar "Test integrierter Schaltungen", E.I.S.-Projekt, IFT München, Oktober 1986.
weniger...
Funktionen auf Konferenzen
General Chairman.
„Automotive meets Electronics (AmE)”, VDE-Konferenz, Dortmund, 2010 - 2019.
General Chairman.
„Test und Zuverlässigkeit (TuZ)”, VDE-Workshop, Siegen 2016.
Program Committee.
„Test und Zuverlässigkeit (TuZ)”, 2016 – 2019.
Program Committee.
„International Workshop on Automotive Reliability & Test (ART)”, 2018 – 2019 (in conjunction with ITC).
Keynote Speaker.
„Economics and Test - a Contradiction?”, Nordic Test Forum, Stockkolm, 2004.
Panel.
„DFT-Considerations for Mergeable Cores”, EuroDesignCon, München, 2004.
mehr...
Plattform zum sicheren Betrieb fahrzeugnaher Applikationen – Entwicklung des Funktionsmusters.
„ZIM VP Projekt mit Steinbeis”, 2014-2016
BMW III: Bussysteme und neue Halbleiter.
„Bilaterale Kooperation”, 2011-2013
IEEE P1838 Standardization Group.
„Test Access Architecture for Three-Dimensional Stacked ICs”, Editor, seit 2011
BMW II: Sensorbusse.
„Bilaterale Kooperation”, 2010
BMW I.
„Bilaterale Kooperation”, 2009
VHDL Online.
„VHDL Interaktiv Lernen”, BMBF, 1997-1998
EDIF: Electronic Design Interchange Format.
„EDIF Test Technical Subcommittee”, Chairman, 1989 - 1994
„EDIF Technical Subcommittee”, 1992-1994
EVEREST.
„European Vanguard Effort on Research for Systems on Testing”, 1990-1993
weniger...
Abschlussarbeiten
Yongkun Liu.
„Application of pressure and accelleration sonsors for mobility surveillance”, Bachelor Thesis, 2019
Alexander Bernhardt.
„Erstellung eines Planungstools zur Steuerung des Materialflusses in kritischen Produktionsbereichen bei der Herstellung von VCSELs in der Fa. Philips ULM”, Masterarbeit, 2017.
Björn Brachthäuser, Alexander Keil.
„Entwicklung einer integrierten Treiberstufe zur Ansteuerung eines GaN-Transistors für ein Puls-Echo-LiDAR”, Masterarbeit, 2017.
Michael Klose.
„Untersuchung eines mathematischen Modells zur Ablaufplanung innerhalb des Backend bei der Elmos Semiconductor AG”, Studienarbeit, 2016.
Wenhuai Yang.
„Erkennung von Stürzen älterer Menschen mittels dreiachsiger Beschleunigungssensoren”, Masterarbeit, 2016.
Dominik Thinay.
„Entwicklung eines Hardware/Software-Konzepts als Basis für eine miniaturisiere Verarbeitung von medizinischen Daten”, Diplomarbeit, 2016.
Peter Birko Stich.
„Integration des Kunden in den Entwurfsprozess bei auftragsspezifischer Fertigung”, Diplomarbeit, 2016.
Timo Köckner.
„Entwurf eines Audio-Systemcontrollers auf der Basis eines ARM Cortex M4 Mikrocontrollers”, Diplomarbeit, 2016.
mehr...
Daniel Müller.
„Outsourcing der IT-Infrastruktur eines Handelsunternehmens – Systematische Analyse an einem konkreten Beispiel”, Bachelorarbeit, 2016.
Dennis Gräfe.
„Entwicklung eines crowd-sourcing-basierten Navigationssystems zur Unterstützung in Gefahren- und Erste-Hilfe-Situationen”, Bachelorarbeit, 2016.
Francis Liwat.
„Analyse der Testbarkeit der für den Flexible Parallel Port des Standards IEEE P1838 entworfenen Zellen”, Diplomarbeit, 2016.
Bastian Hammer.
„Zuverlässigkeitsuntersuchungen von Komponenten in sicherheitsrelevanten Automobilsteuergeräten”, Diplomarbeit, Universität Siegen & Delphi Deutschland GmbH, 2016.
Wenhuai Yang.
„Erfassung von medizinischen Daten durch ein miniaturisiertes Sensorsystem - Konzeptionelle Studie”, Masterarbeit, 2016.
Zhigeng Ren.
„Erfassung von medizinischen Daten durch ein miniaturisiertes Sensorsystem - Systementwurf”, Masterarbeit, 2016.
Jan Barczak.
„Erzeugung einer phasenstarren und synchronen Kombination von Signalen im ns-Bereich mit einstellbarer Verzögerung im ps-Bereich mittels FPGA-interner Phasenregelschleife”, Diplomarbeit, 2015.
Timo Steinbring.
„Implementation of use cases for the evaluation of the new ITS CTX standard based on ETSI-ITS and IEEE 802.11p.”, Bachelorarbeit, 2015.
Issam Dar Hussein.
„Analyse des Verhaltens des TI TPS40490 beim Einsatz zur Ansteuerung von GaN-Leistungstransistoren”, Diplomarbeit, 2015.
Christian Langenbach.
„Documentation of the status of IEEE P1838”, Bachelorarbeit, 2015.
Dominik Arnoldi.
„Entwicklung eines modellbasierten Entwurfswerkzeugs für die Synchronisation von Entwicklungsprozessen zwischen der Automobil- und der Halbleiterindustrie”, Diplomarbeit, 2014.
Ralph Heinbach.
„Der Freescale-Cup - vom Experiment zum methodischen Ansatz”, Bachelorarbeit, 2014.
Timo Klöckner.
„Konzeptentwicklung für eine praktische Versuchsreihe begleitend zur Vorlesung Mikrosystemtechnik Test”, Studienarbeit, 2014.
Johannes Spreemann.
„In-Vehicle Network Design Space Exploration”, Bachelorarbeit, Universität Siegen & NXP, Eindhoven, 2014.
Marc Andre Marburger.
„Steuerungssystem zur optimalen Kombination von Energieerzeugern für Endverbraucher”, Bachelorarbeit, 2014.
Philip Baier, Simon Daub, Ralph Heinbach, Marcus Heuer, Stefanie Parpart, Andre Se-kulla.
„Freescale Cup”, Projektgruppe, 2014.
Simon Gansen.
„Evaluation von Wide-Bandgap-Halbleitern in Spannungswandlern”, Diplomarbeit, 2013.
Elischa Eisner.
„Eignungsanalyse des NXP JN5148 Low-Power RF Mikrocontrollers für fahrzeuginterne Netzwerke”, Bachelorarbeit, Universität Siegen & BMW, 2013.
Tim Martin Werner.
„Robustness Validation für Elektronikkomponenten im Automobilbereich”, Universität Siegen & Delphi Deutschland GmbH, Masterarbeit, 2012.
Alexander Kordes.
„Improving the robustness of hybrid FlexRay networks through runtime error detection and containment”, Diplomarbeit, Universität Siegen & NXP, Eindhoven, 2012.
Shahlaei, Davoud.
„Adaptive Media Player for In-Car Entertainment”, Masterarbeit, Universität Siegen & Continental, Wetzlar, 2012.
Alexis Ningahi Goula.
„Modellierung von Kosten für 3D-Stacks mit dem CostMoS-System”, Diplomarbeit, Universität Siegen, 2011.
Johannes Barteit.
„High-Level Modellierung eines 12-Bit-SAR-ADC und eines Frequenzvervielfachers in VHDL-AMS”, Studienarbeit, 2011.
Christian Hombach.
„Konzeptionelle Migration der Onlinebanking-Nutzer zu den neuen Sicherungsverfahren in der Sparkasse Olpe-Drolshagen-Wenden”, Diplomarbeit, FOM, 2010.
Martin Reimer.
„Datenbank-basiertes Informationssystem für das Halbleiter-Portfolio der BMW Group”, Diplomarbeit, Universität Siegen & BMW, 2010.
Steffen Rose.
„Datentransfer über die PSI5-Schnittstelle”, Diplomarbeit, Universität Siegen & BMW, 2010.
Andreas Kuhr.
„Entwicklung eines Softwaretools zur Analyse von Yield-Abhängigkeiten im Backend-Bereich”, Universität Siegen & Elmos, 2010.
Johannes Bartheit.
„Bartheit, Johannes”, Studienarbeit, Universität Siegen & PMD Technologis, 2010.
Ralf Gierse.
„DFT Cost Relations in IP-based Systems”, Universität Siegen, 2008.
Gerd Pokorra.
„Hinzufügen von Opcodes bei der virtuellen Maschine Parrot zum Suchen oder Ersetzen von zu Mustern passenden Substrings”, Diplomarbeit, Universität Siegen, 2008.
Yuguo Sun.
„Model based Cost Estimation for IP-based Designs”, Diplomarbeit, Universität Siegen, 2008.
Dieter Umlauf.
„Service Oriented Architecture. Eine Untersuchung des Konzepts und dessen möglicher Umsetzung im Bereich des E-Governement”, Diplomarbeit, FOM, 2007.
Patrick Hütte.
„Evaluierung der Kostenmodellierungssoftware CostMoS 3 aus Sicht der Zentralen Entwicklung und des Projektmanagements das Firma Muhr & Bender”, FOM, 2007.
Lu Liu.
„Model description in CostMoS”, Diplomarbeit, Universität Siegen, 2007.
Christoph Haardt.
„Extension of CostMoS by a Time Model”, Diplomarbeit, Universität Siegen, 2007.
Thomas Remmert.
„Die Erfassung von Lebenszyklen bei komplexen Hardwaresystemen am Beispiel des Systems CostMoS”, Diplomarbeit, Universität Siegen, 2007.
Helmut Blum.
„Specification for an Optimised CostMoS”, Diplomarbeit, Universität Siegen, 10/2006.
Jianyun Hu.
„Database for an Optimised CostMoS”, Diplomarbeit, Universität Siegen, 10/2006.
Martin Nüsse.
„User Interface for an Optimised CostMoS”, Diplomarbeit, Universität Siegen, 10/2006.
Kai Woska.
„Algorithms and Calculation for an Optimised CostMoS”, Diplomarbeit, Universität Siegen, 10/2006.
Oliver Spang.
„Development of an independent ATE integrable memory test engine for bulit-in liquid crystal driver memories”, Diplomarbeit, Universität Siegen & Dialog Semiconductos, 6/2006.
Michael Höpfner.
„Ein integriertes Project-Controlling-System für Rohde & Schwarz”, Diplomarbeit, Universität Siegen & Rohde & Schwarz, 5/2006.
Benedikt Reinelt.
„Reverse Engineering am Beispiel eines Closed Source Programms”, Diplomarbeit, FOM, 5/2006.
Firas Khalil.
„Test und Zuverlässigkeit von Mikrosystemen”, Studienarbeit, Universität Siegen, 10/2005.
Mike Bressem.
„Konzeption, Implementierung und Verifikationb einer Software zur Kostenmodelllierung an-hand eines konkreten Beispiels”, Diplomarbeit, Universität Siegen, 7/2005.
H. Blum, C. Hardt, M. Höpfner, J. Hu, M. Nüsse.
„ECODT - EConomocis Of Design an Test”, Projektgruppe, Universität Siegen, 10/2005.
Tao Lin.
„Darstellung von Daten aus dem Univis-System durch XML-Technologien”, Studienarbeit, Universität Siegen, 06/2005.
Richard Schuller.
„Integration eines Dynamic-Offboard-Route-Planning-Systems in eine Car-multimedia-Plattform”, Diplomarbeit, Universität Siegen & Siemens VDO, 03/2004.
Imran Yasar.
„Manufacturability Analysis for a Silicon-based micro-MNR”, Studienarbeit, Universität Siegen, 01/2004.
Mike Bressem.
„Konzeption und Entwicklung eines Java-basierten Kommunikations- und Datenbankservers für komplexe Kostenmodelle”, Diplomarbeit, Universität Siegen, 1/2004.
Ralf Busse.
„Analyse des Teppichmarks hinsichtlich der Herstellungsverfahren, Qualitätsstufen und Garnqualität”, Diplomarbeit, FH Köln & Universität Siegen & Neumag GmbH, 11/2003.
Katja Stabenow.
„Spulenlogistik im Bereich Teppichfasern”, Diplomarbeit, FH Köln & Universität Siegen & Neumag GmbH, 11/2003.
Christoph Prinz.
„Konzeption und Implementierung eines Codegenerators in eine integrierte Entwicklungsum-gebung (IDE) für ein bestehendes Java Multimedia Framework”, Diplomarbeit, Universität Siegen & Siemens VDO, 2/2003.
Holger Schulz.
„Entwicklung einer Testerweiterung (Hardware und Software) zum Test von Double Data Rate Dual Inline Memory Modulen”, Diplomarbeit, Universität Siegen & Infineon. München, 10/2002.
Stefan Radermacher.
„Datenstrukturen und Algorithmen zur Sensitivitätsanalyse”, Diplomarbeit, Universität Siegen, 12/2001.
Jörg Kuhle.
„Entwicklung einer Java-basierten Benutzerschnittstelle für komplexe Kostenmodelle”, Diplomarbeit, Universität Siegen, 06/2001.
Christoph Maaß.
„Life Cycle Cost Analysis: Past, Presence and Future”, Studienarbeit, Universität Siegen & University of Texas at Austin, 2000.
Christoph Maaß.
„Entwurfsmethodik für Systeme unter Berücksichtigung der Lebensdauerkosten”, Diplomarbeit, Universität Siegen, 2000.
Mohammed Rahman.
„Cost Modelling Tool – Cost Modelling Tool – User Interface and Edit Functions”, Masterarbeit, Southwest Texas State University, 2000.
Joachim Bub.
„Ein web-basiertes Tutorial zur Synthese mit FPGA's”, Studienarbeit, 1999.
Patrick Scheer.
„Evaluierung des Datenpfad-Compilers basierend auf der Texture-Fetch-Einheit eines 3D-Render-Coprozessors”, Diplomarbeit, Universität Siegen & SP3D, Starnberg, 1999.
Jens Kaminski.
„Concept for a cost Modelling Tool”, Universität Siegen & University of Texas at Austin, Diplomarbeit, 1999.
Thorsten Riedel.
„Effective Testability Design for the Produtc’s Life Cycle”, Universität Siegen & University of Texas at Austin, Diplomarbeit, 1999.
Carsten Schmidt.
„Design und Synthese eines 100 MHz Videoprozessors mit anti-alias Filter”, Diplomarbeit, Universität Siegen & SP3D, Starnberg, 1998.
Jens Kaminski.
„Ein web-basiertes Tutorial für VisualHDL”, Studienarbeit, 1998.
Thorsten Riedel.
„LCCA - Life Cycle Cost Analysis”, Studienarbeit, Universität Siegen & University of Texas at Austin, 1998.
Jens Dickel.
„Evaluierung des Synopsys Behavioural Compilers”, Diplomarbeit, Universität Siegen & SP3D, Starnberg, 1998.
Jens Pfeiffer.
„CAT-Designer: Integration von Werkzeugen zur Testerstellung”, Diplomarbeit, Universität Siegen & Philips, Hamburg,1997.
Markus Hofmann.
„Codesign-Analyse eines MPEG2-Datenstrommultiplexers”, Diplomarbeit, Universität Siegen & Philips, Hamburg,1997.
Jens Dickel.
„Synthese eines Arithmetik-Moduls für schnelle Graphik aus einer Verhaltens- und einer RT-Beschreibung”, Diplomarbeit, 1997.
Jörg Freiberger.
„Performancevergleich von Sparc- und PPC-Prozessor”, Diplomarbeit, 1997.
Holger Völkel.
„Erstellung eines SDRAM/SGRAM Simulationsmodells zur Verifikation eines Multimedia-Chips”, Diplomarbeit, Universität Siegen & SP3D, Starnberg,1997.
Björn Brücher.
„Implementierung und Fehleranalyse ausgewählter Floating-Point Operationen”, Diplomarbeit, Universität Siegen & SP3D, Starnberg,1997.
Sandra Viehl.
„Umsetzung einer Prozessorbeschreibung in VHDL auf FPGA's”, Studienarbeit, 1997.
Nicolai Hombach.
„Entwurf eines komplexen Zählers mit dem Verilog/Xilinx System”, Studienarbeit, Mai 1994.
Roland Klein.
„Implementierung eines Moduls zur Testerregelprüfung in ATUS”, Studienarbeit, 1992.
Rainer Hohmann.
„Definition und Implementierung der Benutzeroberfläche für ein Programm zur Verwaltung und Darstellung von Testsignalen”, Diplomarbeit, 1991.
Regina Hohmann.
„Definition und Implementierung der Editierfunktionen für ein Programm zur Verwaltung und Darstellung von Testsignalen”, Diplomarbeit, 1991.
Barbara Hoffmann.
„Objektorientierte, graphische Erstellung von Testprogrammen”, Diplomarbeit, 1991.
Reinhard Langner.
„Entwurf der Datenstruktur und Definition der prozeduralen Schnittstelle für ein Programm zur Verwaltung und Darstellung von Testsignalen (Animation Tool)”, Diplomarbeit, 1990.
Barbara Hoffmann.
„Einsatzbereiche und Leistungsfähigkeit von Systemen zur graphischen Programmierung”, Studienarbeit, 1990.
Achim Peschke.
„Implementierung einer rasterorientierten Lösung für das Travelling Salesperson Problem”, Studienarbeit, 1989.
Rainer Hohmann, Regina Kirschweng.
„Konzept zur Erstellung und Darstellung von digitalen Signalen”, Studienarbeit, 1989.
Reinhard Langner.
„Analyse von Datenstrukturen in Hinsicht auf die Verwaltung von digitalen Signalverläufen”, Studienarbeit, 1989.
Norbert Wartmann.
„Entwicklung eines Waveform-Editors zur interaktiven grafischen Erstellung von Prüfmustern”, Diplomarbeit, 1987.
Mohamed Daoudi.
„Testmustererzeugung für digitale Schaltungen mit dem Matrix-Verfahren”, Diplomarbeit, 1986.
Hans Martin Vitt.
„Untersuchung von digitalen Schaltungen unterschiedlicher Komplexität auf den Einsatz test-barkeitsverbessernder Maßnahmen”, Studienarbeit, 1985.
Djamal Hami.
„Entwurf programmierbarer linear rückgekoppelter Schieberegister”, Studienarbeit, 1985.
Mohamed Daoudi.
„Testmustererzeugung mit Hilfe von Pseudozufallszahlengeneratoren”, Studienarbeit, 1985.
Wolfgang Fischer.
„Entwurf eines Systems zur Testmengenerzeugung für Schaltnetze”, Diplomarbeit, 1985.
Heinz-Peter Wagner.
„Entwicklung eines Konzepts für den automatischen Test digitaler Schaltungen und programmmäßige Realisierung”, Diplomarbeit, 1984.
Roland Schüll.
„Darstellung und Auswertung von digitalen Testdaten”, Studienarbeit, 1984.
Reinhard Schäfer.
„Entwurf und Aufbau eines programmierbaren Netzteils”, Studienarbeit, 1983.
Uwe Schröder.
„Entwurf und Aufbau eines Taktgenerators”, Studienarbeit, 1983.
Volker Waffenschmidt.
„Einsatz von testbarkeitsverbessernden Maßnahmen am Beispiel eines Sequencers PSQ2 der Nixdorf AG”, Studienarbeit, Universität Siegen und Nixdorf, Paderborn, 1983.
weniger...